課程資訊
課程名稱
數位電路設計
DIGITAL CIRCUIT DESIGN 
開課學期
94-2 
授課對象
生物資源暨農學院  生物產業機電工程學研究所  
授課教師
陳倩瑜 
課號
BME5406 
課程識別碼
631 U1660 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期一6,7,8(13:20~16:20) 
上課地點
電電實驗室 
備註
 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/942_DigitalCircuits 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

此一課程在於介紹數位電路。 

課程目標
使學生獲得從事數位IC設計必須之基礎能力。 
課程要求
 
預期每週課後學習時數
 
Office Hours
每週一 11:00~12:00
每週二 11:00~12:00 
指定閱讀
 
參考書目
Fundamentals of Digital Logic with Verilog Design, by Stephen Brown, Zvonko
Vranesic, McGraw-Hill; 1 edition (2003) 滄海書局代理
Digital Logic Circuit Analysis and Design, by Victor P. Nelson, H. Troy Nagle,
Bill D. Carroll, David Irwin, Prentice Hall; 1st edition (March 8, 1995) 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
期中考 
30% 
 
2. 
期末專題 
30% 
 
3. 
作業 
40% 
 
 
課程進度
週次
日期
單元主題
第1週
2/20  Introduction to Logic Circuits 
第2週
2/27  Logic Circuits 
第3週
3/06  Using Schematic and Verilog 
第4週
3/13  Implementation Technology 
第5週
3/20  Optimized Implementation Technology (I) 
第6週
3/27  Optimized Implementation Technology (II) 
第7週
4/03  Spring Break 
第8週
4/10  Number Representation & Arithmetic Circuits (預定補課時間: 4/17上課時會與同學討論) 
第9週
4/17  Number Representation 
第10週
4/24  Adders and Multiplicators 
第11週
5/01  Combinational-Circuit Building blocks 
第12週
5/08  Flip-Flops, Registers  
第13週
5/15  Midterm 
第14週
5/22  Flip-Flops, Registers, and Counters 
第15週
5/29  Simple Processor, Design Examples 
第16週
6/05  Sychronous Sequential Circuits (I) 
第17週
6/12  Sychronous Sequential Circuits (II) + Proposal for Final Projects 
第18週
6/19  Sychronous Sequential Circuits (III) + Exam on Verilog 
第19週
6/26  Demo of Final Project